



# REPORT

Project #2
Single-cycle
MIPS

과 목 : 컴퓨터 구조 및 모바일 프로세서

학 과 : 모바일 시스템공학과

학 번:32184801

이 름 : 하승원

# - 목차-

# 1 Intro

# 2. What is single cycle

- 2.1 Single cycle
  - 2.1.1 What is cycle
- 2.2 Data path
  - 2.2.1 State element
  - 2.2.2 R-type
  - 2.2.3 I-type
  - 2.2.4 LW/SW
  - 2.2.5 J-type
  - 2,2,6 Branch
  - 2.2.6 Control signal

# 3. Implementation

- 3.1 Instruction fetch (IF)
- 3.2 Instruction decode and register operand fetch (ID/RF)
- 3.3 Execute/Evaluate memory address (EX/AG)
- 3.4 Memory operand fetch (MEM)
- 3.5 Store/writebackresult (WB)
- 3.6 추가 설명

# 4. Result

# 5. Conclution

- 5.1 Sigle cycle 효율성
- 5.2 느낀점

## 1. Intro

이번 프로젝트는 컴퓨터 작동 구조인 microarchitecture를 이해하고 또 구동되는 과정을 코드로 구현해 보면서 명령 어들이 어떻게 CPU에서 처리되고 또 결과를 도출하는지를 알아보기 위한 프로젝트입니다. 먼저 microarchitecture 에서는 초기 방식인 single cycle 구조의 작동방식에 대한 이론과 그리고 single cycle에서 명령어가 datapath에서 어떻게 처리가 되는지 설명하겠습니다. 그리고 그 이후에는 실질적으로 single cycle에서 효율성과 그리고 처리 시간을 지정하는 방법에 관해 설명하겠습니다. 마지막으로 코드 분석과 결괏값에 대하여 말씀드리겠습니다.

# 2. What is single cycle?

## 2.1 Single cycle

• Single-cycle machine



#### -single cycle

sinle cycle 은 한번 clock cycle time에서 명령어가 모든 단계의 수행과정을 거치는 것을 말합니다. 그리고 모든 수행 과정이 끝나면 모든 상태들이 업데이트가 됩니다.

#### 2.1.1 what is cycle??

사이클이란 명령어가 단계적으로 명령을 수행하는 것을 말합니다. 사이클은 아래와 같이 총 6가지 단계로 구분되며 모든 단계를 거 치면 한 번의 clock cycle이 돌았다고 말합니다. 하지만 모든 명령어가 이 6가지 단계를 모두 필요한 것은 아니다.

- 1. Fetch Fetch 단계에서는 pc(programm counter)을 이용하여 명령어들이 저장되어있는 메모리에서 pc 주소에 있는 명령어들이 저장되어있는 메모리에서 pc 명령어를 가지고 오는 단계이다. 그다음 다음 명령어를 실행하기 위해 pc에 4(주소 값은 4bit씩 이동)를 더한다.
- 2. Decode Decode 단계에서는 읽어온 명령어를 통해서 먼저 opcode를 decode 시킨다. 그리고 레지스터에 주솟값을 보내기 전에 명령어 종류에 따라 어떤 레지스터 주소가 들어가는 것들을 구분 지어준다. 그리고 여기서 opcode를 이용해서 각각 데이터를 보내는 걸 결정하는 control signal 들을 초기화해준다.
- 3. Evaluate Address 이 단계에서는 명령어 저장 메모리에서 받아온 주솟값을 이용해서 레지스터에 값들을 읽고 그 값들을 다음 단계로 보내준다.
- 4. Fetch Operands 실행 전 실행하기 위해 ALU(Arithmetic logic unit)에 데이터가 들어가기 전에 어 띤 값이 ALU로 들어가야 하는지 정해준다.
- 5. Execute 전해진 데이터값들을 이용하여 ALU를 실행하고 결괏값을 다음 단계로 보낸다.
- 6. Store Result 이 단계에서는 모든 실행을 마친 값을 메모리나 아니면 레지스터에 저장한다.

## 2.2 Data path

data patch에서는 근본적인 6단계 사이클이 아닌 5단계로 나뉜다.



- 1.Instruction fetch (IF)□
- 2.Instruction decode and register operand fetch (ID/RF)□
- 3.Execute/Evaluate memory address (EX/AG)
- 4. Memory operand fetch (MEM)
- 5. Store/write back result (WB

#### 2.2.1 state element



- -PC: PC(program counter)는 현재 진행 중인 명령어의 위치를 가리킨다. 그리고 명령어에 따라 PC값은 바뀔 수 있다.
- -Register : 명령어 종류의 따라서 값을 받아오고 레지스터의 값을 반환한다. 이 부분은 control signal에 의하여 결정된다.
- -Instruction memory: 명령어들이 저장되어있는 메모리에서 PC값을 통해 명령어를 도출한다.
- -data memory: 모든 실행을 완료하고 데이터를 저장하거나 반환하는 메모리 부분이다. 이 data memory에서는 signal 신호를 이용해서 값을 저장하거나 아니면 반환한다.
- -ALU(Arithmetic logic unit): ALU는 연산을 실행하는 부분으로 명령어의 종류에 따라 각각 다른 연산을 한다.

#### 2.2.2 R-type

| R | opcode | rs    | rt    | rd    | shamt    | funct |
|---|--------|-------|-------|-------|----------|-------|
|   | 31 26  | 25 21 | 20 16 | 1.5 1 | 1 10 6 5 | 5 0   |

# ALU Datapath



R-type 명령어는 총 32bit로 구성되어있으며 각각의 bit 자릿수마다 다른 값들을 담고 있다. 보통 opcode는 R-type에서는 0x0 값이어서 명령어 구분은 funct에서 해줄 수 있다. 그래서 R-type들은 연산 처리를 할 때 opcode와 funct를 이용한 ALUoperation signal을 통해 연산한다. 여기서 R-type의 특별한 점은 shamt(shift amout) 부분이다. R-type 명령어에서는 shamt 명령어를 통해서 연산과 bit 시프트가 한 명령어에 처리하는데 가능하다.

R-type data path에서는 먼저 2가지의 control signal이 있다. Regwirte 와 ALU operatior signal이다. 보통 R-type에서는 opcode 가 모두 같아서 ALU operatior은 funct을 통해서 신호를 처리해주고 또 연산 후의 결괏값을 RegWrite 신호를 통해서 레지스터에 저장할지 안 할지 결정해준다.

#### 2.2.3 I-type



# Datapath for R and I-Type ALU Insts.



I-type 명령어는 R-type과는 다르게 immdiate 이라는 부분이 있다. I-type 명령어는 보통 연산 처리를 하면서 상숫값이 필요한 경우 사용한다. 그리고 I-type의 특별한 점은 보통 다른 단계에서 실행할 때 32bit 기준으로 값들을 처리해야 하는데 I-type immediate 숫자는 16bit임으로 연산 처리를 하려면 자릿수를 늘려서 계산을 해야 한다.

위에서 설명한 내용처럼 I-type 명령어에서는 immediate number가 16bit여서 다른 단계에서 사용을 위해서 sign extend를 통해서 다른 단계에서도 이용할 수 있도록 32bit로 만들어준다. 이때 비트 signed int에서 음수와 양수를 구분해서 extend를 하기 위해서 맨 앞자리 숫자를 확인하고 sign extend를 해준다.

그리고 이제 여기서부터 각각 단계별로 명령어마다 전해지는 값들이 다른데 이걸 정해주기 위해서 mux 가 필요하다. mux 은 각각의 control 신호들로 통제가 되며 0과 1 혹은 2 값으로 나뉜다.

여기서는 추가로 2개의 control signal이 추가되었다. 먼저 RegDest 는 레지스터에서 값을 저장하려는 레지스터를 지정해주는 신호이다. I-type 명령어에서는 R-type 과 다르게 rt 레지스터에 저장된다. 다음은 ALUSrc 신호이다. 이 신호는 I-type 명령어에서 사용되는 immediate number를 ALU에서 사용하기 위한 신호이다.

36

#### 2.2.4 LW/SW

| Load Word  | lw | I | R[rt] = M[R[rs] + SignExtImm] | (2) | $23_{\text{hex}}$ |
|------------|----|---|-------------------------------|-----|-------------------|
| Store Word | sw | 1 | M[R[rs]+SignExtImm] = R[rt]   | (2) | 2b <sub>hex</sub> |

# Load-Store Datapath



LW/SW에서는 둘 다 모두 I-type의 명령어지만 메모리를 이용한다는 특징이 있다. 그래서 LW/SW 명령어 data path에서는 data memory를 구현해야 하며 메모리에 데이터를 저장하는지 불러오는지를 정하는 신호들을 초기화 해주어야 한다. 그래서 signal 초기화를 해줄 때 메모리에 저장할지, 불러올지 구분해주는 MemRead, MemWrite 신호를 추가를 해야 한다.

#### 2.2.5 J-type

| J       | opcode |     |   | address                |     |                  |  |
|---------|--------|-----|---|------------------------|-----|------------------|--|
| 31      | 26 2   | 5   |   |                        | 1   | 0                |  |
| Jump    |        | j   | J | PC=JumpAddr            | (5) | 2 <sub>hex</sub> |  |
| Jump An | d Link | jal | J | R[31]=PC+8;PC=JumpAddr | (5) | $3_{\text{hex}}$ |  |

## Jump



J-type 명령어에서는 opcode와 address로만 이루어져 있는 명령어이다. 여기서 중요한 점은 J-type 명령어에서도 주솟값이 26bit로 표현된다는 것이다. 그래서 32bit로 구동되는 구조에서는 반드시 이 주소를 32bit로 만들어서 사용해야 한다. J-type명령어 에서는 주솟값을 먼저 2만큼 bit 연산을 해준다. 왜냐하면, J-type 명령어 주소에서 PC값을 업데이트해주려면 4bit 단위로 바뀌는 PC값에 맞춰주어야 한다. 그래서 bit 연산을 해줘서 단위를 맞춰준다. 하지만 bit 연산을 하더라도 아직 주솟값은 28bit이다. 그래서 32bit로 만들어주기 위해서 현재 PC값의 최상위 4bit를 가지고 와서 주소에 더해준다. 이렇게 32bit jump 주소를 만들어주고 PCSrc1(J-type 명령어이면 1 아니면 0)signal 에 따라서 PC값을 업데이트해준다. 그리고 주솟값이 큰 값을 사용해야 한다면 레지스터게 주솟값을 저장해서 사용한다.

#### 2.2.6 Branch

Branch On Equal beq I  $\frac{\text{It}(R[rs]=-R[rt])}{PC=PC+4+BranchAddr}$  (4)  $\frac{4_{\text{hex}}}{5_{\text{hex}}}$  Branch On Not Equal bne I  $\frac{\text{It}(R[rs]=-R[rt])}{PC=PC+4+BranchAddr}$  (4)  $\frac{5_{\text{hex}}}{5_{\text{hex}}}$ 

# Conditional Branch Datapath (For You to Fix)



Branch 명령어들은 signextend 된 숫자에서 bit 연산을 해주어야 한다. 여기서 bit 연산을 해주는 이유는 PC값 때문이다. PC값은 4씩 더해지면서 마지막 2bit는 00으로 채워진다. 그래서 이 규칙을 맞춰주기 위해 bit를 2를 시프트 해주는 것이다. 이렇게 된다면 컴퓨터가 구동되면서 조금 더 많은 주소를 표현할 수 있는 장점이 있다. Branch 명령어에서는 그래서 왼쪽으로 2만큼 bit 연상된 숫자와 그리고 4가 더해진 PC값을 더해서 Branch targe 주소를 만든다. 그 이후에는 control signal 들에 따라서 PC값을 업데이트해준다.

#### 2.2.5 control-signal

|          | When De-asserted                                                | When asserted                                                        | Equation                                                               |
|----------|-----------------------------------------------------------------|----------------------------------------------------------------------|------------------------------------------------------------------------|
| RegDest  | GPR write select according to rt, i.e., inst[20:16]             | GPR write select according to rd, i.e., inst[15:11]                  | opcode==0                                                              |
| ALUSrc   | 2 <sup>nd</sup> ALU input from 2 <sup>nd</sup><br>GPR read port | 2 <sup>nd</sup> ALU input from sign-<br>extended 16-bit<br>immediate | (opcode!=0) &&<br>(opcode!=BEQ) &&<br>(opcode!=BNE)                    |
| MemtoReg | Steer ALU result to GPR write port                              | steer memory load to<br>GPR wr. port                                 | opcode==LW                                                             |
| RegWrite | GPR write disabled                                              | GPR write enabled                                                    | (opcode!=SW) &&<br>(opcode!=Bxx) &&<br>(opcode!=J) &&<br>(opcode!=JR)) |

|                    | When De-asserted                | When asserted                                             | Equation                                 |
|--------------------|---------------------------------|-----------------------------------------------------------|------------------------------------------|
| MemRead            | Memory read disabled            | Memory read port return load value                        | opcode==LW                               |
| MemWrite           | Memory write disabled           | Memory write enabled                                      | opcode==SW                               |
| PCSrc <sub>1</sub> | According to PCSrc <sub>2</sub> | next PC is based on 26-<br>bit immediate jump<br>target   | (opcode==J)   <br>(opcode==JAL)          |
| PCSrc <sub>2</sub> | next PC = PC + 4                | next PC is based on 16-<br>bit immediate branch<br>target | (opcode==Bxx) &&<br>"bcond is satisfied" |

각각의 control signal 들은 모든 명령어마다 초기화가 되어야 한다. 그래서 신호들을 초기화할 때 opcode나 funct 같은 명령어들을 구분 지어서 신호들을 통해서 신호들을 초기화해준다. Datapath를 통해서 명령어가 들어갈 때 명령어의 값들은 단계별로 전해지지만, 신호들을 통해서 값들이 저장될지 아니면 읽어올지를 결정한다.

# 3. Implementation

## 3.1 Instruction fetch (IF)

```
//fetch=->explain
memset(&instr, O, sizeof(instr));
inst = memory[pc / 4];
```

명령어들이 저장되어있는 메모리에서 4byte 크기의 명령어를 읽고 변수에 저장한다. 그리고 메모리를 읽을 때 PC값에 4를 나누어 주는 이유는 PC는 구현상으로 4bit씩 더해진다. 그래서 4를 나눠서 PC값을 메모리의 인덱스 값으로 이용한다.

## 3.2 Instruction decode and register operand fetch (ID/RF)

```
//besin execution loop
while (1) {
    clock++;

    if (pc == -1)break;
    //in the loop.,

    //fstch=->explain
    memset(&instr, 0, sizeof(instr));
    inst = memory[pc / 4];

    //decode
    instr.inst = inst;
    instr.opcode == 0x0) (// r type instruction
    instr.ropcode == 0x0) (// r type instruction
    instr.rs = (inst >> 2) & 0xif;
    instr.rt = (inst >> 1) & 0xif;
    instr.rt = (inst >> 1) & 0xif;
    instr.shant = (inst >> 1) & 0xif;
    instr.shant = (inst >> 6) & 0xif;
    instr.funct = inst & 0xif;
    instr.funct = inst & 0xif;
    instr.funct = inst & 0xif;
    instr.itarget = inst & 0xifffff;
    instr.rt = (inst >> 1) & 0xif;
    instr.itarget = inst & 0xifffff;
    instr.itarget = inst & 0xifffff;
    instr.rt = (inst >> 21) & 0xif;
    instr.rt = (inst >> 21) & 0xif;
    instr.rt = (inst >> 16) & 0xif;
    instr.rt = (inst >> 16) & 0xif;
    instr.rt = (inst >> 16) & 0xif;
    instr.ri = (inst >> 16) & 0xif;
    instr.
```

명령어 메모리에 저장되어있는 명령어를 읽어오고 그 명령어를 decode 해준다. 이때 명령어의 종류와 명령어에서 사용되는 값들을 초기화해준다.

# 2.3 Execute/Evaluate memory address (EX/AG)

```
//execute
if (RegDst == 1) {// r-type
    reg(instr.rs, instr.rt, instr.rd);
}
else if (RegDst == 0) {//not r-type
    reg(instr.rs, instr.rt, instr.rt);
}
else if (RegDst == 2) {//initialize the R[31] for the register destination
    reg(instr.rs, instr.rt, 31);
}
```

명령어의 종류에 따라서 저장되는 레지스터가 다르다. 그래서 저장되는 위치를 control signal에 따라서 다르게 설정하고 reg 함수를 호출한다.

```
nt ALU(int detel, int dete2) (
                                                                         switch (ALUOp)
  Int temp = instr.imm;
                                                                         case 0x4://beq
      instr.simm = Oxffffffff & instr.imm)
                                                                                 PCSrc2 = becond & branch;
      instrision = (0xfffff << 16) | instribud:
                                                                                 PCSrc2 = becond & branch;
  if (zeroex) (//zeroextend of orl
      int zeroextend = instr.imm;
                                                                            break:
      instrusion = 0xffffffff & instrumn)
                                                                         case 0x5://bne
                                                                                 PCSrc2 = becond & branch;
     switch (ALUOp)
                                                                                 PCSrc2 = becond & branch;
      |case 0x8://addl
                                                                             break;
          result = data1 + instr.simm;
                                                                             if (instr.funct == 0x20) (//add
      case 0x9://addiu
         result = data1 + instr.simm;
                                                                             else if (instr.funct == 0x21) (//addu
      case 0x2://jump here we just initlized the control signals
                                                                             else if (instr.funct == 0x08) (//jump register
      case 0x3://jump and link
                                                                             else if (instr.funct == 0x2a) (//slt
                                                                                 if (data1 < data2)result = 1;
      case 0x2b://sw
          result = data1 + instr.simm;
                                                                             else if (instr.funct == 0x22) (//sub
      case 0x23:
          result = data1 + instr.simm;
```

이제 연산 처리 부분이다. 각 명령어의 종류 opcode에 따라서 먼저 다르게 초기화가 된 ALUSrc 신호를 통해서 구분을 지어준다. ALUSrc 값이 1이면 R-type 이거나 branch가 아닌 명령어들을 처리한다. 그리고 만약 opcode가 0x0 즉 R-type 명령어인 경우에는 funct을 통해서 명령어 연산을 구분 지어서 처리한다.

# 2.4 Memory operand fetch (MEM)

```
pint mem(int address, int wirteData) {//memory

if (memoryWrite == 1) {//sw

memory[address / 4] = wirteData;

return;

else if (memoryRead == 1) {//lw

if (memtoReg) {

return memory[address / 4];

else {

return address;

return address;

else if (memoryRead == 0 && memoryRead == 0) {

return 0;

else if (j_and_l_toReg == 0) {

return pc;

}
```

명령어가 연상된 후에 메모리로 값이 넘어가면서 메모리에 저장될 것인지 아니면 메모리값을 읽을 것인지 아니면 메모리에서 아무작업도 하지 않을 것인지를 control signal을 통해서 각각 다르게 처리해준다.

## 2.5 Store/writebackresult (WB)

```
int result_m = 0;
result_m = mem(result, data2);
if (memtoReg) {/return the value depends on memtoReg signal return result_m;
}
else {
| return result;
}
//writeback

| instr.j_r = data1;
| if (writeReg == 31) {
| Reg[writeReg] = pc;
| }
| Reg[writeReg] = ALU(data1, data2);
| ALU(data1, data2);
| return;
| return;
| //execution
```

이제 모든 단계를 거친 후에 결괏값을 어디에 저장할지 정하고 그 상태들을 업데이트해준다. 각 단계에서 control signal 들로 저장되는 위치를 다르게 해준다.

#### 2.6 추가 설명

#### -Byte order

```
char in[4];
    int inst;
   int* ptr:
       ret = fread(&in[i], 1, 1, fp);
        if (ret != 1) {
                                                                             Big-Endian
                                                                                                                                                메모리 주소 증가
    tmp = in[1];
   in[1] = in[2];
in[2] = tmp;
tmp = in[3];
                                                                                                             0x12
                                                                                                                         0x34
                                                                                                                                     0x56
                                                                                                                                                 0x78
   in[3] = in[0];
in[0] = tmp;
ptr = &in[0];
    inst = *ptr;
if (fin == 1) break;
                                                                             Little-Endian
                                                                                                                                                메모리 주소 증가
                                                                                                           0x100
                                                                                                                      0x101
                                                                                                                                   0x102
                                                                                                                                               0x103
    memory[index] = inst;
                                                                                                            0x78
                                                                                                                         0x56
                                                                                                                                     0x34
                                                                                                                                                  0x12
fclose(fp);
```

먼저 코드 bin 파일을 읽어와서 메모리에 저장하려면 byte order를 생각을 해주어야 한다. 그 이유는 먼저 MIPS에서 명령어를 처리할 때는 빅엔디안 구조를 사용하여 명령어들을 처리한다. 그래서 메모리에 명령어들을 저장할 때 먼저 리틀엔디안을 빅엔디안으로 바꾸는 작업이 필요하다. 2가지 방법이 있는데 첫 번째는 비트 연산을 통해서 8비트씩이 읽어온 숫자를 이어 나가는 것이다. 그리고 두 번째 방법은 32bit 배열에 저장하고 각각의 인덱스를 이용해서 자리로 바꿔준 다음 처리하는 방법이다. 저는 두 번째 방법을 사용하여 코드를 구현했습니다.



```
if (instr.opcode == 0x2 || instr.opcode == 0x3) {// shift 2bits and add the current upper pc 4bit to use jump address-
int temp; = instr.jtarget << 2;
instr.jtarget = (temp; + (pc & (0xf << 28)));
}</pre>
```

J-type 주소 주소를 위한 조건문이다. 위에서 설명한 내용처럼 26bit 주소를 32로 사용하기 위해서 먼저 2bit를 시프트 해주고 PC 앞자리 4개의 bit를 (0xf 값을 시프트 하여 and 연산) 더해주어서 32bit 주솟값을 만들었다.

```
if (temp >> 15 == 0) {//imm sign extend
   instr.simm = 0xfffffffff & instr.imm;
}
else {
   instr.simm = (0xffff << 16) | instr.imm;
}

if (zeroex) {//zeroextend of ori
   int zeroextend = instr.imm;
   instr.simm = 0xfffffffff & instr.imm;
}</pre>
```

R-type 이 아닌 명령어에서 16bit immediate 숫자를 사용하기 위해서 bit 시프트 연산을 통해서 32bit로 만들어준다.

이 코드는 명령어의 종류(opcode)에 따라서 control signal 들의 값들을 초기화해주는 부분이다. 이때 각각의 명령어마다 신호들이 - 11 -

## 4. Result

# 4.1 simple

```
instruction: 0x3a0f021
clock:4
pc[0xc]
instruction: 0x0
:Tock:5
c[0x10]
instruction: 0x3c0e821
:Tock:6
c[0\times14]
instruction: 0x8fbe0004
clock:7
>c[0x18]
instruction: 0x27bd0008
:Tock:8
c[0x1c]
instruction: 0x3e00008
 **********pesu|t*********
R[2]:0
J-type: O R-type: 4 I-type: 4
MemooryAccess: 2
MemooryAccess:
BranchCount: O
********
```

# 4.2 simple2

```
1 00000000: 27bd ffe8 afbe 0014 03a0 f021 2402 0064 2 00000010: afc2 0008 8fc2 0008 03c0 e821 8fbe 0014 3 00000020: 27bd 0018 03e0 0008 0000 0000 0000
```

## 4.3 simple3

BranchCount: 0

1 00000000: 27bd ffe8 afbe 0014 03a0 f021 afc0 0008 2 00000010: afc0 000c afc0 0008 0800 0011 0000 0000 3 00000020: 8fc3 000c 8fc2 0008 0000 0000 0062 1021 4 00000030: afc2 000c 8fc2 0008 0000 0000 2442 0001 5 00000040: afc2 0008 8fc2 0008 0000 0000 2842 0065 6 00000050: 1440 fff3 0000 0000 8fc2 000c 03c0 e821 7 00000060: 8fbe 0014 27bd 0018 03e0 0008 0000 0000

## 4.4 simple4

BranchCount: 102

```
seungwon18@assam: ~/proj2
                                                                        clock:240
pc[0x20]
   00000000: 27bd ffe0 afbf 001c afbe 0018 03a0 f021 '.....!
                                                                         instruction: 0x8fbf001c
  2 00000010; 2404 000a 0c00 000d 0000 0000 03c0 e821 $.....!
  3 00000020: 8fbf 001c 8fbe 0018 27bd 0020 03e0 0008 ...........
                                                                        clock:241
pc[0x24]
  4 00000030: 0000 0000 27bd ffd8 afbf 0024 afbe 0020 ....'....$...
 5 00000040: 03a0 f021 afc4 0028 8fc3 0028 2402 0001 ...!...(...($...
                                                                         instruction: 0x8fbe0018
  6 00000050: 1462 0004 0000 0000 2402 0001 0800 0025 .b.....$.....$
                                                                        clock:242
pc[0x28]
  7 00000060: 0000 0000 8fc2 0028 0000 0000 2442 ffff .....(....$B..
                                                                         instruction: 0x27bd0020
  9 00000080: 8fc2 0028 0000 0000 0062 1021 afc2 0018 ...(....b.!....
                                                                        clock:243
pc[0x2c]
 10 00000090: 8fc2 0018 03c0 e821 8fbf 0024 8fbe 0020 .....!...$...
 11 000000a0: 27bd 0028 03e0 0008 0000 0000 0000 0000 '..(.....
                                                                         instruction: 0x3e00008
 12 000000b0: 0a
                                                                        R[2]:55
                                                                        MemooryAccess: 100
BranchCount: 10
```

#### 45 fib

```
seungwon18@assam: ~/proj2
                                                                  clock:2676
 1 00000000: 27bd ffd8 afbf 0024 afbe 0020 03a0 f021 '.....$.....!
                                                                  pc[0x2c]
 2 00000010: 2402 000a afc2 0018 8fc4 0018 0c00 0010 $......
                                                                   |instruction: 0x8fbf0024
 3 00000020: 0000 0000 afc2 001c 03c0 e821 8fbf 0024 ............$
 4 00000030: 8fbe 0020 27bd 0028 03e0 0008 0000 0000
                                                                  clock: 2677
 5 00000040: 27bd ffd0 afbf 002c afbe 0028 afb0 0024
                                                                   pc[0x30]
 6 00000050: 03a0 f021 afc4 0030 8fc2 0030 0000 0000
                                                                   instruction: 0x8fbe0020
 7 00000060: 2842 0003 1040 0004 0000 0000 2402 0001 (B...@.....$...
 8 00000070: 0800 002e 0000 0000 8fc2 0030 0000 0000
                                                                  clock:2678
 9 00000080; 2442 ffff 0040 2021 0c00 0010 0000 0000 $B...@ !......
                                                                  pc[0x34]
10 00000090: 0040 8021 8fc2 0030 0000 0000 2442 fffe .@.!...0....$B..
                                                                   instruction: 0x27bd0028
11 000000a0: 0040 2021 0c00 0010 0000 0000 0202 1021 .@ !........
12 000000b0: afc2 0018 8fc2 0018 03c0 e821 8fbf 002c ................
                                                                   lcTock:2679
13 000000c0: 8fbe 0028 8fb0 0024 27bd 0030 03e0 0008 ...(...$'..0....
                                                                   pc[0x38]
instruction: 0x3e00008
15 000000e0: 0a
                                                                   ***********result********
                                                                   R[2]:55
                                                                   J-type: 164 R-type: 818 I-type: 1697
                                                                   MemooryAccess: 1095
                                                                   BranchCount: 109
```

## 4.6 gcd

|                                                                                                                                                                                                                                                                                    | Instruction: Ux3cUe821                                                                                          |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|
| 1 00000000: 27bd ffd0 afbf 002c afbe 0028 03a0 f021 ',(! 2 00000010: 2402 1298 afc2 0018 3402 9387 afc2 001c \$4 3 00000020: 8fc4 0018 8fc5 001c 0c00 0013 0000 0000                                                                                                               | pc[0x38]                                                                                                        |
| 4 00000030: afc2 0020 03c0 e821 8fbf 002c 8fbe 0028!( 5 00000040: 27bd 0030 03e0 0008 0000 0000 27bd ffe0 '0' 6 00000050: afbf 001c afbe 0018 03a0 f021 afc4 0020! 7 00000060: afc5 0024 8fc3 0020 8fc2 0024 0000 0000\$\$ 8 00000070: 1462 0004 0000 0000 8fc2 0020 0800 0039 .b9 | clock:1059<br>pc[0x3c]<br>instruction: 0x8fbe0028                                                               |
| 9 00000080: 0000 0000 8fc3 0020 8fc2 0024 0000 0000\$ 10 00000090: 0043 102a 1040 000b 0000 0000 8fc3 0020 .C.*.@ 11 000000a0: 8fc2 0024 0000 0000 0062 1023 0040 2021\$b.#.@! 12 000000b0: 8fc5 0024 0c00 0013 0000 0000 0800 0039\$9                                             | pc[0x40]                                                                                                        |
| 13 000000c0: 0000 0000 8fc3 0024 8fc2 0020 0000 0000\$ 14 000000d0: 0062 1023 0040 2021 8fc5 0020 0c00 0013 .b.‡.@ ! 15 000000e0: 0000 0000 03c0 e821 8fbf 001c 8fbe 0018! 16 000000f0: 27bd 0020 03e0 0008 0000 0000 0000 ' 17 00000100: 0a                                       | pc[0x44]<br>instruction: 0x3e00008<br>*********resu t**********<br>R[2]:1<br>J-type: 65 R-type: 359  -type: 637 |
| ±<br>±                                                                                                                                                                                                                                                                             | MemooryAccess: 486<br>BranchCount: 73<br>********                                                               |

## 4.7 input4

```
clcokcycle: 23372691
clcokcycle: 23372692
clcokcycle: 23372693
clcokcycle: 23372694
clcokcycle: 23372695
clcokcycle: 23372696
clookcycle: 23372697
clcokcycle: 23372698
|clcokcycle: 23372699
clookcycle: 23372700
clcokcycle: 23372701
clcokcycle: 23372702
|clcokcycle: 23372703
|clcokcycle: 23372704
clookcycle: 23372705
clookcycle: 23372706
***********result********
R[2]:85
J-type: 103 R-type: 10152862 I-type: 13219741
MemooryAccess: 7116606
BranchCount: 2029699
```

## 4. conclution

## 4.1 Single cycle 효율성

싱글 사이클에서는 모든 명령어가 1번의 사이클에서 6단계의 처리가 모두 완료된다. 그래서 CPI(Cycles per instruction)은 1로 고정이다. 그래서 명령어 중 가장 시간이 많이 들어가는 명령어를 기준으로 1번의 사이클 시간을 정하고 그 시간 안에 모든 명령어는 처리가 된다.

Assume

• memory units (read or write): 200 ps

• ALU and adders: 100 ps

• register file (read or write): 50 ps

• other combinational logic: 0 ps

| steps     | IF  | ID | EX  | MEM | WB |       |  |
|-----------|-----|----|-----|-----|----|-------|--|
| resources | mem | RF | ALU | mem | RF | Delay |  |
| R-type    | 200 | 50 | 100 |     | 50 | 400   |  |
| I-type    | 200 | 50 | 100 |     | 50 | 400   |  |
| LW        | 200 | 50 | 100 | 200 | 50 | 600   |  |
| SW        | 200 | 50 | 100 | 200 |    | 550   |  |
| Branch    | 200 | 50 | 100 |     |    | 350   |  |
| Jump      | 200 |    |     |     |    | 200   |  |



여기서 단계마다 걸리는 시간을 추정치로 정하고 표현한 표이다. 여기서 가장 시간이 오래 걸리는 명령어는 LW 명령어이다. 각 단계를 모두 거치는 명령어여서 시간이 가장 많이 걸린다. 그래서 single cycle에서는 LW 명령어를 기준으로 single cycle time을 지정해주고 그 시간 안에 모든 다른 명령어들은 처리할 수 있다.

Sigle cycle에 대한 효율성에 대하여 말해보겠습니다. 먼저 프로그램의 처리 시간(T)를 계산하려면 명령어의 수(I) 그리고 CPI(Clock cycle per instruction) 마지막으로 각각의 constant마다 처리 속도를 곱한 값이다. 이렇게 처리 속도를 구할 수 있는데 single cycle에서는 CPI가 1값으로 고정되어있다. 그래서 명령어가 모든 constant를 사용하지 않아도 CPI 값은 항상 1값으로 고정되어 한 cycle에서 한 개의 명령어만 처리한다. 그래서 single cycle에서는 짧은 명령어들을 처리하는데 많은 시간이 소유될 수 있으며 비효율적이라고 말할 수 있다. 추후 배울 이론인 pipline 구조와 multicycle이론으로 이런 단점들을 보충하고 발전시켰다.

$$T = I_c \times CPI \times \tau$$
  $\tau$  : constant cycle time  $\stackrel{\sim}{=}$  ,  $\frac{1}{clock frequency}$ 

# 4.2 느낀 점

먼저 코드를 작성하면서 기본 이론들을 정리하고 이해하고 코드를 짜기 시작했지만 큰 전체적인 틀 없이 코드를 짜기 시작해서 생각보다 많은 시간이 소모되었습니다. 그리고 코드를 작성하면서 bit 연산을 통한 주솟값을 구하는 방법에서 bit 시프팅에 대한 이해가 아직 부족했다고 느꼈습니다. 그래서 추가로 필요한 정보들을 인터넷을 찾아보며 다시 알아보았습니다.

구현상에서 어려웠던 부분은 data path를 구현하면서 PC값을 지정하는 부분이었습니다. 각 명령어마다 그리고 연산마다 각각 초기화되는 control signal 들이 모두 달랐으며 그 신호들에 따라 값을 처리하는데 생각보다 복잡했고 어렵게

느껴졌습니다. 각각 명령어들이 실행될 때마다 신호들을 초기화 해야 해서 생각보다 오류를 찾는 시간이 오래 걸렸습니다고 생각한다. 앞으로 이런 조금 큰 코드를 짤 때는 큰 틀과 그리고 이론적인 부분을 많이 숙지한 상태에서 코드를 짜야겠다고 생각했습니다.